王亚军
作品数: 12被引量:8H指数:2
  • 所属机构:中国电子科技集团第五十八研究所
  • 所在地区:江苏省 无锡市
  • 研究方向:自动化与计算机技术
  • 发文基金:江苏省自然科学基金

相关作者

桂江华
作品数:59被引量:23H指数:2
供职机构:中国电子科技集团第五十八研究所
研究主题:抗辐照 三模冗余 多通道 集成电路技术 电路
虞致国
作品数:100被引量:247H指数:6
供职机构:江南大学物联网工程学院
研究主题:系统芯片 SOC JTAG 低功耗 ZIGBEE
顾晓峰
作品数:147被引量:298H指数:8
供职机构:教育部
研究主题:车辆导航系统 GPS GIS ZIGBEE 静电放电
魏敬和
作品数:337被引量:226H指数:7
供职机构:中国电子科技集团第五十八研究所
研究主题:电路 互连 互联 系统芯片 流水线模数转换器
黄朴
作品数:3被引量:15H指数:2
供职机构:江南大学
研究主题:模数转换器 动态参数 高速ADC 频谱泄漏 ADC
一种中频数字处理系统
本发明公开一种中频数字处理系统,属于通信系统技术领域,包括并行数字下变频模块、串行数字下变频模块、重构阵列、相关解扩模块、ASK解调模块、识别模块、DPSK/PPM解调模块和配置总线。并行数字下变频模块处理宽带信号;串行...
王亚军侯庆庆桂江华
一种基于SIP的采样处理系统
本发明公开一种基于SIP的采样处理系统,属于信号处理技术领域。所述基于SIP的采样处理系统包括窄带模数转换裸片NB_ADC1、NB_ADC2,用于采样窄带信号;宽带模数转换裸片WB_ADC1、WB_ADC2,用于采样宽带...
桂江华王亚军侯庆庆吴江
基于VMT的USB2.0功能验证平台的设计与实现
2015年
针对大规模混合SoC功能验证速度慢的问题,在基于USB 2.0数据传输的SoC设计基础上,提出了一种能快速验证USB 2.0协议的功能验证平台。使用验证模型技术,通过硬件描述语言搭建了完整的协议验证平台,包括Vera语言编写的主机VIP、用Verilog语言编写的数字化USB收发器、串行接口引擎、端点缓存器、增强型8051核和外部程序存储器。完成了对USB 2.0底层协议的功能验证,包括高速握手协议、高速/全速设备枚举及高速/全速设备数据传输,实验仿真结果与USB 2.0协议规范完全符合。该平台能降低对USB 2.0接口进行功能协议一致性验证的难度,并有助于缩短大规模数模混合SoC的开发周期。
金君潇王亚军黄朴虞致国顾晓峰于宗光
关键词:USB系统芯片
一种高速ADC数据传输的位同步方法
本发明公开一种高速ADC数据传输的位同步方法,属于SoC技术领域。在差分转单端电路后依次插入相位调节电路、时序检测电路和时序控制电路;通过所述时序检测电路反馈被检测信号的时序状态及状态类型,由所述时序控制电路调整所述相位...
王亚军吴江桂江华
一种高速ADC数据传输的位同步方法
本发明公开一种高速ADC数据传输的位同步方法,属于SoC技术领域。在差分转单端电路后依次插入相位调节电路、时序检测电路和时序控制电路;通过所述时序检测电路反馈被检测信号的时序状态及状态类型,由所述时序控制电路调整所述相位...
王亚军吴江桂江华
一种IP复用下检纠查存储器数据准确性的方法
本发明公开一种IP复用下检纠查存储器数据准确性的方法,属于SoC技术领域。在系统总线与存储器控制器之间插入具有纠检错功能的转接桥,用于扩展存储器控制器的数据位宽,增加校验位;所述转接桥提供校验位的存储空间,与系统总线的数...
王亚军杨亮桂江华董利匡正阳
基于USB的无线传感网数据汇集存储节点设计被引量:4
2015年
为提高无线传感网络系统的备份和容灾能力,基于USB 2.0设计了一种用于无线传感器网络的数据汇集存储节点。以USB控制器芯片CY7C68013A为核心,利用Zig Bee数据传输模块采集应用场合的实际数据,将感知数据存储到大容量存储单元,实现无线数据在汇聚节点中的存储。以文件系统格式管理数据,提高数据可视化程度,方便进一步处理。测试结果表明,该系统数据采集稳定,显示良好,具有较好的实际应用价值。
王亚军虞致国顾晓峰
关键词:无线传感器网络USBZIGBEECY7C68013A
一种IP复用下检纠查存储器数据准确性的方法
本发明公开一种IP复用下检纠查存储器数据准确性的方法,属于SoC技术领域。在系统总线与存储器控制器之间插入具有纠检错功能的转接桥,用于扩展存储器控制器的数据位宽,增加校验位;所述转接桥提供校验位的存储空间,与系统总线的数...
王亚军杨亮桂江华董利匡正阳
USB2.0设备接口芯片从模式设计与实现被引量:2
2015年
为了使USB接口能适应多样化的外围设备,以USB高速设备接口芯片的SoC模型为基础,设计并实现了一种从属结构的数据传输模式,详细分析了从模式传输原理、端点工作机制、固件程序设计、仿真平台设计及仿真结果。以Verilog硬件描述语言设计了仿真平台,包括例化Design Ware库中的USB主机验证IP核作为数据发送接收的主机端,外部数据存储器作为外设数据的中转站,并通过比较主机端的发送和回读数据验证了设计的正确性。结果表明,外部控制器可控制处于从模式的USB设备接口芯片,实现数据在主机与设备之间的交互,此模式下能够有效地提高数据的传输速率,改善数据传输系统的工作效率。
金君潇王亚军赵琳娜虞致国魏敬和顾晓峰
关键词:USB数据传输
一种低杂散锁相环频率综合器被引量:2
2016年
基于SMIC 0.13μm CMOS工艺,设计了一种锁定频率范围为0.25-1.25GHz的低杂散锁相环频率合成器。该电路采用一种改进的高精度电荷泵,以减小电荷共享、电流失配等非理想效应,降低了相位误差,减少了输出信号的参考杂散;采用压控电阻器作为延迟单元,设计了一种输出频率广、相位噪声低的压控振荡器。Spectre仿真显示,输出电平在0.3-1.1V范围时,电荷泵的充放电电流失配仅为0.2%,锁相环锁定后的杂散小于-90dBm,满足了低杂散的设计要求。
吴江虞致国王亚军赵琳娜魏敬和顾晓峰
关键词:锁相环低杂散频率综合器电荷泵压控振荡器